首页- 新闻中心- 正文

十一国庆,普天同庆!EPM7512B解密优惠!

来源:芯片解密-龙芯世纪   时间:2010-10-01   阅读:2178

十一国庆,普天同庆!EPM7512B解密优惠!
EPM7512B  Features:
devices (PLDs) built on second-generation Multiple Array MatriX
(MAX®) architecture (see Table 1)
– Pin-compatible with the popular 5.0-V MAX 7000S and 3.3-V
MAX 7000A device families
– High-density PLDs ranging from 600 to 10,000 usable gates
of 303.0 MHz
·  Advanced 2.5-V in-system programmability (ISP)
– Programs through the built-in IEEE Std. 1149.1 Joint Test Action
Group (JTAG) interface with advanced pin-locking capability
– Enhanced ISP algorithm for faster programming
– ISP_Done bit to ensure complete programming